主な機能
-
DisplayPort 2.0 Source PHY Compliance Test Specification (CTS) を自動化
-
Anritsu MP1900A を使用した自動シンク キャリブレーションおよび PHY コンプライアンス テスト
-
マルチレーン テストは、利用可能な最速のテストを提供します
-
USB-C、Std/Enhanced DP、および mDP TPA テスト フィクスチャと AUX コントローラの自動化をサポート
-
接続図は、最初の試行で正しいセットアップを取得するのに役立ちます
-
QualiPHY レポート生成は、すべてのテスト情報を含む包括的なレポートを作成します
ソーステスト
QPHY-DP20-SOURCE SW は、超高ビット レート (UHBR2.0、UBRB10、および UHBR13.5) 用の DisplayPort 20 PHY CTS で定義されているすべてのソース テストを、1、2、または 4 レーンのマルチレーン コンプライアンス テストで自動化します。 また、DisplayPort 1.4a (RBR、HBR、HBR2、および HBR3) データ レート用の QPHY SW も含まれています。 大量のテスト ラボに最適な、 LabMaster 10 Zi-A は、2.0 つの DisplayPort レーンで同時に結果を取得、分析、レポートできるため、ユーザーの介入が減り、テスト時間が最速になります。
マルチレーンのテストと高度な分析
SDAIII-CompleteLinQ は、テスト中に 2 つのレーンすべてを表示し、PHY シグナル インテグリティに関するリアルタイムのフィードバックを提供します。 マルチレーン解析を使用して TP3 から TPEQ への信号パスを視覚化し、埋め込みケーブル、CTLE、および DFE がソース信号に与える影響を解析することもできます。 ジッタの原因をさらに分析するために、各レーンを簡単に構成して、統計およびスペクトルのジッタ分解を表示できます。
シンクテスト
QPHY-DP20-SINK SW は、MP2.0A を使用して、DisplayPort 1900 データ レートの自動キャリブレーションおよびコンプライアンス テストを提供します。
シンク チャネルのキャリブレーション
シンクのキャリブレーション中に、ISI をキャリブレーションする必要があります。 テストに使用された DisplayPort ケーブルの挿入損失 (IL) は、CTS 制限内に収まるように測定されています。 次に、チャネルの合計チャネル IL が較正されます。 の WavePulser 40iX 高速インターコネクト アナライザーは、同じテスト ベンチでアクセス可能な小さなフォーム ファクターで、費用対効果の高い 4 ポート、40GHz の S パラメータ測定を提供します。